Atnaujintas knygų su minimaliais defektais pasiūlymas! Naršykite ČIA >>

CMOS Low Power Analysis: Scaling effect & Power Delay Analysis

-15% su kodu: ENG15
59,95 
Įprasta kaina: 70,53 
-15% su kodu: ENG15
Kupono kodas: ENG15
Akcija baigiasi: 2025-03-03
-15% su kodu: ENG15
59,95 
Įprasta kaina: 70,53 
-15% su kodu: ENG15
Kupono kodas: ENG15
Akcija baigiasi: 2025-03-03
-15% su kodu: ENG15
2025-02-28 70.5300 InStock
Nemokamas pristatymas į paštomatus per 11-15 darbo dienų užsakymams nuo 10,00 

Knygos aprašymas

In this thesis leakage reduction techniques like stack forcing, multiple threshold CMOS, variable threshold CMOS are explored, that mitigate leakage in circuits, operating in the active mode at various temperatures. Also, implications of technology scaling on the choice of techniques to mitigate total leakage are closely examined. The result is guidelines for designing low-leakage circuits in nanometer technology nodes. Logic gates in the 180nm, 130nm, 100nm and 70nm technology nodes are simulated and analyzed. Here delay analysis of various logic circuits are also examined.

Informacija

Autorius: Vijay Sharma
Leidėjas: LAP LAMBERT Academic Publishing
Išleidimo metai: 2011
Knygos puslapių skaičius: 100
ISBN-10: 3844382771
ISBN-13: 9783844382778
Formatas: 220 x 150 x 6 mm. Knyga minkštu viršeliu
Kalba: Anglų

Pirkėjų atsiliepimai

Parašykite atsiliepimą apie „CMOS Low Power Analysis: Scaling effect & Power Delay Analysis“

Būtina įvertinti prekę

Goodreads reviews for „CMOS Low Power Analysis: Scaling effect & Power Delay Analysis“